Unter dem, etwas in die Irre leitenden Titel „How Power Management enables the SDV-Architecture” liefert J.P. Meunier, Vehicle Compute & ADAS Product Line Manager APS bei NXP, einen Überblick zu den Power-Management-Lösungen für moderne Fahrzeugarchitekturen von NXP.
Nach einer kurz gefassten generellen Einführung zu modernen Fahrzeugarchitekturen, die NXP CoreRide Plattform, sowie einem Überblick zu den Anforderungen moderner Architekturen und den entsprechenden Power-Management- bzw. PMIC-Produkten von NXP für die SDV-Architektur startet der Referent ab 14:12 mit den Power-Management-Lösungen für Zentralrechnereinheiten. Dabei stellt er ab 19:07 den VR5510 HV PMIC mit seinen Features anhand des Funktionsblockdiagramms vor. Ab 22:25 wechselt er zum PF530x (Point of Load Regulator) zur Versorgung des MCU-Cores, gefolgt von einer Vorstellung der Features der Produkte FS04 und PF53 zur Leistungsversorgung von S32N-Prozessoren. Daran schließt sich ab 25:57 eine Vorstellung des FS26 zur Versorgung von Zonen-Prozessoren (S32K3) an. Den Vortrag endet mit einer Vorstellung des FS23 (35:29), der zur Versorgung für die Endknoten an der Edge, wie Sensoren und Aktoren, dient.
Zusammenfassend lässt sich sagen, dass dieser Vortrag in erster Linie Informationen zu den NXP-Produkten liefert aber SDV-Architekturen und die Herausforderungen des Power-Managements in modernen Fahrzeugen nur streift. (jr)