Dieses 11-seitige Whitepaper von NXP befasst sich mit den Herausforderungen bei der Implementierung von Post-Quanten-Kryptographie (PQC) auf Embedded Systemen. Es beleuchtet die Einschränkungen solcher Systeme, insbesondere in Bezug auf Rechenleistung, Speicher und Energieverbrauch. Zudem werden zukünftige PQC-Standards und die Komplexität der Integration diskutiert. Ein wichtiger Aspekt ist die Entwicklung speicheroptimierter und effizienter Implementierungen, die sowohl sicher als auch ressourcenschonend sind. Dabei wird betont, dass spezialisierte Hardwarelösungen notwendig sind, um diese Herausforderungen erfolgreich zu meistern. Die Autoren diskutieren zukünftige Standards und die Komplexität der Integration quantensicherer Algorithmen. Insgesamt ist das Whitepaper technisch fundiert und richtet sich an Fachleute, die sich mit der Zukunftssicherheit von eingebetteten Systemen befassen. (oe)
Related Articles
NXP: Single-Chip-Radar mit 300 Metern Reichweite für verteilte Radararchitekturen
Die Systemlösung von NXP ermöglicht ein softwaredefiniertes Radar, einschließlich 360-Grad-Sensorfusion, besserer Sensorauflösung und KI-basierter Objektklassifizierung. […]
NXP: Battery management chip integrates critical functions
The battery pack IC from NXP consolidates critical BMS functions on one chip. […]
NXP-VSMC-Joint-Venture VIS kann offiziell an den Start gehen
VSMC, das Gemeinschaftsunternehmen von VIS und NXP hat alle erforderlichen Genehmigungen der zuständigen Behörden erhalten […]