Gowin: Kompakte FPGAs mit hardcodierten Hochgeschwindigkeitschnittstellen

Das FPGA GW5AT-15 FPGA wurde von Gowin Semiconductor für Anwendungen konzipiert, die sehr hohe Bandbreiten für Video- und andere Datenübertragungen verlangen und nur wenig Platz beanspruchen dürfen. Der Baustein kombiniert als jüngstes Mitglied der FPGA-Familie Arora-V verschiedene hartcodierte SerDes-Transceiver mit schnellem Speicher und 15.120 Logikelementen. Das Produkt ist in verschiedenen Bauformen, einschließlich einem kompakten WLCSP-Gehäuse (4,9 x 5,3 mm²), mit einem maximalen SerDes-Durchsatz von 12,5 Gbps erhältlich.

Das FPGA bietet eine MIPI C-PHY-Schnittstelle mit drei Lanes (bis 5,75 Gbps/Lane), eine PCIe3.0-Schnittstelle mit vier Lanes und eine MIPI D-PHY-Schnittstelle mit vier Lanes (bis 2,5 Gbps/Lane). Zudem bietet der Baustein jeweils eine physikalische USB 3.x- und eine USB-Schnttstelle 2.x PHYs, die auch Hochgeschwindigkeits-USB Type-C und andere USB-Verbindungen unterstützen.

Alle SerDes-Operationen werden durch den integrierten schnellen Speicher unterstützt. Dieser umfasst 118 kb Shadow-SRAM, 630 kb Block-SRAM (BSRAM) in 35 Blöcken zu 18 kb, optional 64 Mb (im MG132P-Gehäuse) oder 128 Mb (im CM90P-Gehäuse) Pseudo-SRAM (pSRAM)sowie optional 8 Mb NOR-Flash. Außerdem enthält das FPGA zwei On-Chip-PLL, mehrere Taktquellen, einen JPEG-Codec und einen A/D-Wandler.

Wie allen Mitgliedern der Arora-V-Familie liegt dem GW5AT-15 ein energiesparender 22-nm TSMC-Prozess zugrunde. Gowin unterstützt Anwender mit einer eigenen Entwicklungsumgebung, IP-Cores und Referenzschaltungen. Das FPGA-Entwicklungswerkzeug unterstützt die Programmiersprachen SystemVerilog, Verilog und VHDL, ist kostenlos und unterliegt beim Einsatz keinen Lizenzeinschränkungen. (jr)

Link zur Originalmeldung

Link zur Produktseite