Microchip: Post-Quanten-sicherheitsfähige RISC-V-basierte 64-Bit-MCUs

Die PIC64HX-MPU ist eine leistungsstarke, vielseitige Lösung für intelligente Edge-Anwendungen und erfüllt die Anforderungen an geringe Latenz, Sicherheit und Zuverlässigkeit. © Microchip

Die Mikroprozessoren (MPUs) der Serie PIC64HX hat Microchip für Embedded-Anwendungen mit gemischter Kritikalität konzipiert. Im Gegensatz zu herkömmlichen MPUs ist der PIC64HX speziell für die Anforderungen intelligenter Edge-Designs ausgelegt.

Die 64-Bit-RISC-V-MPUs sind für die Verarbeitung von künstlicher Intelligenz und maschinellem Lernen (KI/ML) ausgelegt und verfügen über integrierte TSN-Ethernet-Anbindung (Time-Sensitive Networking) sowie Post-Quanten-fähige Sicherheit auf Militärniveau. Die MPUs sind vor allem auf Fehlertoleranz, Ausfallsicherheit, Skalierbarkeit und Energieeffizienz ausgelegt.

Der integrierte Ethernet-Switch umfasst TSN-Funktionen für neue Standards: IEEE P802.1DP TSN für die Onboard-Ethernet-Kommunikation in der Luft-/Raumfahrt, IEEE P802.1DG TSN für die Ethernet-Kommunikation in Fahrzeugen und IEEE/IEC 60802 TSN für die Automatisierungstechnik.

Acht 64-Bit-RISC-V-CPU-Kerne – SiFive Intelligence X280 – mit Vektorerweiterungen ermöglichen Hochleistungsberechnungen für Systeme mit gemischter Kritikalität, Virtualisierung und Vektorverarbeitung zur Beschleunigung von KI-Workloads.

Die Cores der PIC64HX können Entwickler auf verschiedene Weise zur Implementierung von SMP-, AMP- oder Dual-Core-Lockstep-Operationen nutzen. Die WorldGuard-Hardware-Architektur wird unterstützt, um eine hardwarebasierte Isolierung und Partitionierung zu ermöglichen. (jr)

Link zur Originalmeldung

Link zur Produktseite