Neue Technologien, von denen angenommen wird, dass sie gegen Post-Quantum-Angriffe resistent sind, können jedoch für bestehende hardwarebasierte Angriffsmethoden anfällig sein. Die Keysight Inspector-Plattform für das Testen von Geräten kann jetzt auch dazu verwendet werden, um die Implementierungen des Dilithium-Algorithmus zu testen, einem der vom NIST (National Institute of Standards and Technology) ausgewählten PQC-Algorithmen. Entwickler, die diesen Algorithmus in Hardware einsetzen, können damit überprüfen, ob ihre Produkte gegen diese Bedrohungen sicher sind. Die Testlösung wird auch für staatliche Einrichtungen und Sicherheitstestlabors benötigt, die die Sicherheit von Produkten Dritter überprüfen wollen. Keysight erwartet mit der fortschreitenden Standardisierung die Verfügbarkeit von Dutzenden neuer Sicherheitsalgorithmen für verschiedene Anwendungen und Branchen. Letztlich werden diese Algorithmen überprüfbare Implementierungen benötigen. Keysight wird die erforderlichen Tools für Tests zusätzlich zu den Zertifizierungsdiensten über Keysight Inspector bereitstellen. Darüber hinaus kann Keysight Inspector auch die Chips testen und das Design vor der Implementierung analysieren, indem es den Hardware-Code vor der Halbleiterfertigung simuliert. (oe)
Related Articles
Keysight: Version 2024 der EDA-Software PathWave
Die aktuellste Version der EDA-Softwaretoolsuite bietet Schaltungsdesignern neue Funktionen für die Softwareautomatisierung, die Verwaltung von IP- und Designdaten sowie für die Teamarbeit. […]
„6G-Designs werden die Verbreitung von KIs in der EDA-Welt beschleunigen“
Keysight wandelt sich zur Softwarefirma. EDA-Tools rücken dabei in den Fokus. Wie es um die Integration der verschiedenen Designdomänen steht und warum zukünftig vermehrt KI-basierte Werkzeuge zu sehen sein werden, verrät Nils Faché im Interview. […]
Keysight: Echtzeit-Entwicklungsumgebung für Chip-Prototyping und Pre-Tapeout-Verifikation
Die Plattform bietet eine Echtzeit-Entwicklungsumgebung auf Basis von schnellen Signalwandlern, I/Os und FPGAs mit der sich das Risiko, die Kosten und den Zeitaufwand für das Prototyping und die Verifizierung von Halbleiterchips reduziert lassen. […]